• 北京上海招聘模拟经理、各方向模拟工程师

    更多数字设计  验证   模拟  架构等职位  欢迎问询 katty 微信:361261541

    一、 模拟设计经理(上海,年龄 38 岁左右) ——优先级高

    (一)任职资格

    1、微电子学等相关专业硕士及其以上学历;

    2、 IC 模拟电路设计 10 年及以上经验;

    3、具有丰富的模拟电路设计经验,涉及技术包括: LDO, PLL, PGA,高精度电压基准源,

    射频等;

    4、具备参与 IC 市场调研和规格制定的经验和能力。

    (二)岗位职责

    1、协助模拟总监,管理指导模拟电路设计团队完成 SOC 芯片中各种模拟电路设计和验证,

    并负责 IC 系统级数模整合的技术把关;

    2、对高性能模拟电路技术储备的规划与实施;

    3、负责外购模拟 IP 的评估和引入。

    二、 模拟设计工程师(ADC/DAC, Audio Codec 方向, 3 人,地点:北京、上海) ——优先

    级高

    (一) 任职资格

    1. 微电子、电子工程以及集成电路专业硕士, 5 年及以上工作经验;

    2. 熟悉半导体器件和工艺;

    3. 熟悉晶体管、 CMOS、运算放大器、 BG 以及 LDO 等电路设计;

    4. 在 Audio Codec 电路领域 3 年以上设计经验;

    5.        有以下经验者优先:

    低功耗 Delta-Sigma ADC/DAC(连续时间/离散时间架构) , Video ADC/DAC。

    6.         良好的英语听、说、读、写能力,良好的沟通合作能力。

    岗位职责        (二)

    1. ADC/DAC 的系统分析,参数分解,模块规格制定

    2. 与版图工程师配合完成项目的版图方案/关键走线/ESD 方案/抗干扰方案,对版图

    质量负责;

    3. 负责模拟电路测试以及解决问题能力。

    三、 模拟设计工程师(电源方向, 1~2 人, 地点:北京、上海) ——优先级高

    (一)

    1.        任职资格

    微电子相关专业,硕士及以上学位, 本方向工作经验 3 年及以上(资深/高潜都看) ;

    2. 设计过模拟芯片或芯片里的模拟电路模块,对模拟电路的性能有深刻的理解;

    3. 有团队合作精神,具有良好的沟通能力;

    4. 有以下经验者优先:

    ? 高精度 band-gap,电流源,低噪声高性能 OPA,比较器,高压运放,高性能

    LDO, Charger, Buffer

    ? 高性能、高压 Buck、 Boost 等 DC/DC, WLED, Charger 等

    ? 40nm 及更先进工艺,电荷泵,电源控制等

    (二) 岗位职责

    1. 参与产品定义,以及产品可行性评估,必要时访问客户以确保产品定义的准确性

    2. 与版图工程师配合完成项目的版图方案/关键走线/ESD 方案/抗干扰方案,对版图

    质量负责;

    3. 协助产品的调试和测试验证工作,必要时负责产品的 debug 和改版工作;

    4. 负责撰写产品设计过程中的相关技术文档,对技术创新点申请专利等工作;

    5. 负责协助解决产品量产中出现的问题和相关客户支持工作。

    四、 版图设计工程师(1 人,地点:北京、上海)

    (一) 任职资格

    1. 微电子、电子工程类相关专业,本科及以上学历, 3 年以上模拟和混合信号 layout 工

    作经验;

    2. 需有丰富的 ADC/DAC、 OSC、 PLL 经验

    3. 熟悉 IC 设计流程, 并有一定的半导体器件基础知识和模拟电路基础知识;

    4. 熟练运用 IC layout 设计及验证工具( Cadence, Calibre 等);

    5. 熟练运用 virtuoso-XL 者、 具有 22/28nm 等先进工艺工作经验者、 熟悉 SKILL/TCL

    等语言,具有 APR 工作经验者优先;

    6. 诚信正直,工作努力,责任心强,具有一定的抗压能力;

    7. 具有良好的学习能力、分析解决问题能力、沟通能力和团队合作精神。

    (二) 岗位职责:

    1. 根据 Chip/IP 的整体设计要求,完成 layout 布局;

    2. 根据设计规则和电路要求,完成 block level 和 Top Level 的 layout 设计;

    3. 完成 Chip/IP 的 layout 设计验证,包括 LVS、 DRC、 ANTENNA、 PERC 等;

    4. 产生 Abstract 及 LEF 等相关文件

    5. 提取寄生参数,协助电路工程师完成后仿;

    6. 协助 APR 工程师完成 SOC 的芯片整合;

    7. 产生 Tape-out 相关的数据和文件;

    8. 相关 layout 文档的撰写。

    10月13日
  • 上海招聘Connectivity数字芯片设计工程师验证工程师 综合实现等

    专注半导体的猎头   手上有数十家公司的架构、 数字前端、  验证 、DFT  、后端、  模拟设计、 版图、 软件 、 算法等职位,职位众多 ,地点包括北京、上海等,不一一列举,欢迎联络。

    katty微信:361261541

    Connectivity数字芯片验证工程师

    工作职责

    负责终端无线通信数字芯片验证,包含算法链路验证,802.11MAC, Bluetooth link controller验证, SOC系统验证,FPGA验证,数模混合验证等。

    工作要求

    1、熟练掌握UVM验证方法学的优先

    2、熟练掌握perl/tcl/python/shell等脚本语言的优先

    3、熟练掌握makefile的优先

    4、熟练掌握system verilog/C/C++编程语言的优先

    5、熟练掌握SVA的优先

    6、熟练掌握function coverage建模的优先

    7、有AMBA总线/ARM CPU/PCIE/USB/DDR以及其他SOC验证经验的优先

    8、有lowpower验证经验的优先

    9、有数模混合仿真验证经验的优先

    10、有FPGA验证经验的优先

    Connectivity数字芯片设计工程师

    工作职责

    负责终端无线通信数字芯片设计,包含包括ASIC逻辑设计,SOC系统设计,FPGA设计,综合/STA/功耗分析等。

    工作要求

    1、具有数字类芯片开发经验,熟悉ASIC、FPGA开发流程

    2、熟练掌握一种或多种Verilog HDL/VHDL等相关设计语言

    3、半导体、ICT等行业三年以上工作经验,全日制本科以上学历,通过CET-4,微电子、EE、计算机、通信、电磁场等相关专业

    4、熟悉WiFi/GNSS/Bluetooth芯片设计及验证者优先

    5、熟悉ARM的优先

    6、熟悉AMBA/PCIE/USB等SOC IP的优先

    7、有ASIC逻辑开发经验的优先

    高级数字电路设计工程师-综合实现方向

    工作职责

    1、负责高性能计算核心模块设计实现,包括Synthesis/DFT/LEC/CLP/STA/ECO等;

    2、模块PPA(Performance,Power, Area)分析与优化;

    3、负责DFT实现,包括Scan Chain,Compressor,Mbist,atpg,以及DFT相关的Timing/Power/IR问题等;

    4、物理综合,与后端的交接与沟通,floorplan相关工作,以及与后端工程师合作完成Timing Signoff与ECO;

    5、参与高性能核心构架, 与前端工程师合作解决SDC/UPF相关问题;

    工作要求

    1、硕士及以上学历,5年以上相关工作经验;

    2、熟练使用相关EDA工具,如DC/Genus/Tessent/Formality/Conformal/PT等;

    3、熟悉CPU/RISC/DSP/GPU等微架构;

    4、有ARM CPU/GPU 实现相关经验,DFT经验者优先;

    5、熟悉Verilog RTL描述语言, low power基本原理;

    6、熟悉后端基本流程,floorplan基本原理;

    10月10日
  • Re: 长期做梦 各种乱七八糟

    这样睡眠质量好差

    【 在 huiyaya 的大作中提到: 】

    : 我也是

    10月09日
  • 北上IC设计公司招聘软件工程师(数十个职位各个方向)

    专注IC领域的猎头   手上有数十家公司的软件职位   字数受限 以下是部分JD 更多职位和公司信息欢迎联系

    联系微信:361261541

    岗位硬性要求:职位均需要3年以上经验,40岁以内(匹配度高可以放宽至43岁以内)

    薪资:多数薪资可以open   居于您目前薪资给合理涨幅

    部分职位list

    1)Linux内核开发工程师(上海)

    2)驱动和芯片固件开发工程师(上海 北京)

    3)AI编程平台开发工程师(上海)

    4)驱动程序开发工程师-Video方向(上海 北京)

    5)高级驱动程序开发工程师-UMD(上海 北京)

    6)嵌入式软件工程师-  camera/SDK/芯片底层驱动/软件C Model等方向(上海)

    7)BSP驱动专家(南京)

    8)RF驱动(上海)

    9)算子优化(上海北京 深圳)

    10)智能平台工具开发工程师 上海北京

    11)应用使能和优化架构师/工程师  上海北京

    12)SoC Software Engineer-SOC BU (嵌入式) 上海

    13)智能平台工具开发工程师  上海北京

    14)智能平台工具开发工程师  上海北京

    15)高级系统固件开发工程师   上海北京

    16)硬件虚拟化架构师/工程师  上海北京

    17)驱动程序开发工程师-Video方向  上海北京

    18)异构计算工程师/架构师    上海北京

    19)AI芯片软件工程师  上海

    等等

    部分JD(未依照list罗列)

    Linux内核开发工程师-上海

    工作职责

    1.负责Android系统下内核核心机制的适配及优化开发;

    2.负责Linux系统下CPU调度,内存管理基于具体硬件来做相关优化工作;

    3.负责Linux系统下不同文件系统的性能评估及优化等工作;

    4.负责对新的芯片在Linux的内核架构做整体设计优化;

    5.负责深入研究Android/Linux系统架构,尤其是新版本的新功能;

    6.负责内核各类crash,死机的分析工作;

    7.参与项目需求分析,进行底层软件相关的设计、开发、调试、测试等;

    8.支持应用软件工程师开发和硬件工程师调试;

    9.能很好地适应其他团队合作,随时为整个团队提供自己专业的技术建议。

    工作要求

    1.计算机、电子、通信、自动化相关专业本科生以上学历;

    2.具有3年及以上驱动或者内核开发工作经验;

    3.具备良好的自我驱动能力,具有强烈的责任感,有挑战自我、学习新知的意愿与能力;

    4.熟悉Linux系统下开发环境,熟悉shell、gdb、vim等工具;

    熟悉Linux内核,深入理解驱动架构、文件系统、进程管理机制和内存管理机制;

    嵌入式软件工程师(SDK/AE)(Sr./Staff)--上海

    工作职责:

    1、负责AI Camera SoC 芯片SDK 的模块开发和技术支持;

    2、配合客户经理和项目经理对接客户,收集分析项目需求,为客户推荐合适的芯片和解决方案

    3、根据项目需要为客户提供芯片 SDK 和应用层软件的定制化配置和定制化开发;

    4、为客户提供产品培训, 解决客户在产品开发中遇到的各种技术问题,帮助客户实现快速量产;

    任职要求:

    1、计算机、通信、电子等相关专业本科及以上学历,具有 3 年以上嵌入式产品开发经验,

    2 年以上IP Camera 产品开发经验;

    2、熟悉海思、安霸等摄像机芯片平台方案系列处理器的架构及相关编程技术;

    3、精通C/C++,有良好的编程风格;

    4、精通TCP/IP 协议栈,熟悉socket 编程;

    5、熟悉RTP/RTSP、ONVIF、GB/T 28181 等网络协议;

    6、熟悉linux 系统内核、驱动模块的软件移植、开发和维护;

    7、熟悉UBL、UBOOT,内核移植,熟悉文件系统制作及烧写;

    8、熟悉音视频数字信号编解码格式(H.264/MPEG, AAC/ MP3…);

    9、熟悉深度学习框架、人脸识别算法应用者更佳

    10、有硬件设计背景,能阅读电路原理图、PCB 图者更佳

    AI芯片软件工程师-上海

    工作职责

    1. 参与系统软件的设计、分析,负责AI处理器平台的系统软件开发

    2. 负责开发Linux、Android系统的驱动程序

    3. 负责Android等平台上和芯片相关的问题分析和调试支持

    4. 与硬件团队协作完成芯片Bringup、验证调试及芯片Power/Performance分析

    5. 优化系统性能和可靠性

    工作要求

    1. 熟练掌握C/C++编程技能

    2. 熟练ARM/X86系统架构和Linux内核,阅读过内核主要模块的源代码

    3. 熟悉Linux/Android/RTOS系统接口和驱动的开发

    4. 有SOC平台IP驱动和系统软件开发调试经验

    5. 有丰富的底层软件开发经验,能看懂汇编

    6. 有良好的沟通技能,优秀的分析问题和解决问题的能力

    7. 有AI芯片相关经验者优先

    并行计算核心软件库开发专家-北京,南京

    岗位描述:

    1. 开发基于 GPU 的高性能并行计算核心函数库;

    2. 分析,调试,优化系统库函数,

    3. 提出与论证算法、模型改进方案。

    岗位要求:

    1. 具有良好的数学基础知识,扎实的算法和数据结构基础;

    2. 精通计算机体系结构,具有大规模并行算法编程经验;

    3. 精通 C/C++代码的编译、调试、分析和优化流程,编程能力强;

    4. 熟悉 GPU 体系结构;

    5. 熟悉 CUDA/OpenCL 并行计算框架;

    6. 熟悉 CNN,RNN 等机器学习典型算法;

    7. 了解 Linux 操作系统编程;

    8. 了解 CuDNN,Eigen

    9. 了解现有流行的机器学习框架及相关软件,如 TensorFlow、PyTorch、NNVM,ONNX 的核 心算法。

    异构计算软件平台开发工程师

    n 工作职责

    负责参与开发 NPU 的底层异构计算软件框架的开发以及性能优化,包括神经网络处理器核的启

    动、控制与异常处理 Firmware 程序,Host 端的内核驱动与用户态硬件抽象层框架程序等。

    n 岗位要求

    以下为本岗位的基本任职要求:

    1. 良好的口头与书面沟通技巧,有团队工作意识和精神;

    2. 善于学习新知识,工作积极主动、责任心强,并能够在压力下承担工作。

    3. 本科以上学历,3 年以上底层系统软件相关领域的实际工作经验。

    4. 熟练掌握 C/C++或者汇编语言编程。

    5. 扎实的计算机处理器体系结构基础,熟悉现代处理器(熟悉 ARM/MIPS/PowerPC/Intel

    X86/RISC-V 等 5 大体系结构之一)的基本工作原理,包括:中断、异常处理、启动过程、

    指令集等。

    6. 深入理解操作系统(Linux 或某种 RTOS)的基本概念。有实际的 Linux 内核驱动或内核模

    块开发与调试经验。

    优先考虑具备以下技能要求之一的候选人:

    1. 熟悉 RISC-V 处理器指令集

    2. 熟悉 PCIe 总线规范,Linux PCIe 驱动程序

    3. 熟悉 U-Boot,FreeRTOS 等

    4. 熟悉 NVIDIA CUDA 框架,并行编程框架等。

    5. 熟悉深度学习神经网络算子实现等。

    高级驱动程序开发工程师-UMD

    职位描述:

    设计和开发驱动程序,HAL/API,提供应用程序库的支持;

    建立驱动程序的开发环境,包括硅前和硅后测试和调试环境,以及相关驱动程序测试工具;

    与硬件工程师和软件工程师协调提供解决平台中出现的问题;

    任职要求:

    硕士及以上学历,5年以上工作经验;

    精通C/C++编程,有Linux编程经验者优先;

    熟悉计算机体系构架,对异构计算框架有完整深入了解。掌握GPU programming model 和execution Model;

    具备以下一种或者多种体系知识并具备设计开发经验:CUDA/OpenCL/OpenCV, OpenGL/Vulkan;

    有开发或者使用一种或多种编程接口:CUDA Math Lib, CUDA-X,OpenCL Math Lib;

    具备shader programming知识和经验者优先;

    视频驱动工程师 南京

    岗位描述:

    1. 负责嵌入式视频芯片驱动设计与实现;

    2. 负责实现系统级子系统集成;

    3. 参与系统级验证计划制定与执行;

    4. 协助音视频实时传输及存储系统的整体设计开发。

    岗位要求:

    1. 电子工程/自动化/软件等相关专业硕士学历;

    2. 精通 H.264,H.265 等主流视频格式编/解码;

    3. 精通 C/C++编程语言;

    4. 精通芯片底层驱动高可靠性、高扩展性设计;

    5. 熟悉 GStreamer/FFMPEG

    6. 熟悉 Linux V4L2 视频驱动开发;

    7. 熟悉 Linux 内核

    BSP 驱动开发专家-南京

    岗位描述:

    1. 负责芯片底层驱动和接口的设计实现;

    2. 负责并行处理器的驱动 Kernel 和 Runtime 开发;

    3. 研究外设 IP 设计,提出创新性优化方案。

    岗位要求:

    1. 精通 Linux 内核平台适配及驱动移植;

    2. 熟悉常见 Linux 设备驱动开发(PCIE、 DMA、Ethernet、USB、GPIO、I2C 等);

    3. 精通以下驱动至少一种 PCIE、RDMA、100G Ethernet ROCE、Cross Bar、Video decoder

    4. 熟悉 Linux 内核框架、驱动模型、用户空间设计、内存管理机制等;

    5. 熟悉应用层对驱动的要求,熟悉常用的应用层与内核层的交互通讯;

    6. 熟练阅读 datasheet、原理图等,协助硬件工程师完善方案设计,有针对性的提出改进建议。

    NPU Software Operator Engineer

    Description

    Enflame is a company designing and implementing neural network processing unit (NPU) and corresponding software to enable continuous innovation on AI applications.

    Enflame software department is responsible for software stack (including driver, SDK, distributed train/inference framework, etc.) to support NPU for cloud AI server.

    In this role you will contribute to the distributed framework required to train/inference AI applications based on high performance NPU in the cloud environment. We need our engineers to be versatile, display innovation qualities and be enthusiastic to tackle new problems across the full-stack as we continue to push technology forward.

    Responsibilities:

    ●Neural network operator design and development with C/C++/Assembly.

    ●Operator verification on simulation/emulation platform and real hardware.

    ●Operator performance benchmarking.

    ●Operator performance profiling and optimization.

    Minimum Qualifications:

    ●CS/EE MS 3+ years relate work experience.

    ●Strong coding skills in C/C++ and Python.

    ●Having solid math foundation.

    ●Experienced in DSP/x86/GPU code performance optimization.

    ●Familiar with popular framework like Tensorflow, Caffe, Mxnet.

    ●Familiar with dev/build utility (like git, CMake, Bazel etc.) and shell script(like bash).

    ●Good communication skill and technical leadership.

    Preferred Qualifications:

    ●Familiar with popular CNN, RNN models like Resnet50, Googlenet, VGG16.

    ●Experience in using HW emulation platform, including Palladium, Zebu, or FPGA.

    ●Experience in instruction pipeline optimization.

    ●Experience in DMA performance optimization.

    ●Experience in CUDA C programing and performance tuning.

    智能平台工具开发工程师

    工作职责

    1.负责或参与通用智能应用的各主要模块/层次的tracer/profiler/debugger的开发;

    2.设计和开发通用智能计算SDK,端到端的训练引擎/推理引擎/数据分析引擎/视频流处理器等平台工具链;

    3.参与端到端的从应用到硬件的逐层次的性能/能效分析和优化。以及分析优化方法学的研究;

    4.参与生态建设和推广工作。

    工作要求

    1.掌握应用开发,全栈软件系统分析与优化,3年以上相关工作经验;

    2.掌握至少一种语言(C/C++/Java/Python), 具备至少一种平台(X86、ARM、GPU)的开发经验。或MySQL/Redis 或GUI 开发经验;

    3.具备通用计算应用程序知识和开发经验,有CUDA-X,Media Lib,NSight,TensorRT, DeepStream SDK等经验者优先;

    4.有AI应用程序相关framework(Tensorflow, Pytorch等)以及深度学习典型网络经验者优先;

    5.熟悉云计算或大数据处理者优先。熟悉典型场景工作原理和落地经验者优先;

    6.有较强分析问题和解决问题的能力,具备较强的沟通能力,独立工作能力和团队驱动能力。

    Senior/Principal SoC Software Engineer

    Purpose:

    Working in the SoC Software and Tools team, the primary objective of this role is to develop the ROM code, bootloaders, programming tools, peripheral examples/drivers, middleware, stacks, software packages, software frameworks, demos, reference design applications, RTOS and other operating systems porting, software related application notes, customer specific applications, etc. for the SoC products.

    The SoC products are ARM-based or RISC-V-based flash MCUs or flash-less MPUs, with specific analog front-end, RF front-end, and possibly security features.

    Key responsibilities/duties (for each individual, not mandatory to cover all):

    1.Lead or participate in developing of the ROM code and bootloader for the SoC products.

    2.Lead or participate in developing of the programming tools and development tools for the SoC products.

    3.Lead or participate in developing of the software examples and drivers for the peripherals of the SoC products.

    4.Lead or participate in developing of the middleware frameworks for SoC products.

    5.Lead or participate in developing of the software for product demos, product reference designs, customer specific applications, etc. based on the SoC products.

    6.Lead or participate in the composition of the application notes and technical articles.

    7.Lead or participate in customer support.

    8.Lead or participate in embedded RTOS porting and corresponding 3rd party coordination.

    9.Participate in SoC product validation and characterization, when required.

    10.Lead or be involved in the software project management, including project scheduling, resource planning, design/code review, problem solving, etc.

    Requirements (indicate “must” or “preferred”)

    Key skills & knowledge:

    1.Must have solid experience in embedded MCU software development, including bare metal and RTOS based, Linux/Android based development is a plus.

    2.Must have proven experience in software development tools, such as compilers, debuggers, in-circuit emulators (ICE), integrated development environments (IDE), etc.

    3.Must have proven experience in software development flow (version control, bug tracking, software delivery, coding standard, agile/scrum…). Software development project management experience is a plus.

    4.Preferred knowledge in ARM architecture and instruction sets.

    5.Preferred knowledge in metrology, smart metering related standards, specifications, AMR, AMI, and direct experience in smart meter designs.

    6.Preferred experience with RTOS, such as uC/OS-II, eCOS, FreeRTOS, mbed, etc.

    7.Preferred experience in middleware development.

    8.Preferred experience in build system set up.

    9.Preferred experience in Yocto, Open-embedded and Bitbake.

    10.Must have the ability to communicate effectively with multi-levels of internal and external interfaces, including interactions with partners, IDHs, and customers.

    11.Must be a self-starter with the ability to proactively propose technically competent solutions; must be result-oriented and have the skills to manage time efficiently.

    12.Preferred multi-national company (MNC) working experience in semiconductor industry.

    09月30日
  • 上海北京多家IC设计公司招聘软件工程师(驱动/内核/SDK等等各方

    专注IC领域的猎头   手上有数十家公司的软件职位   字数受限 以下是部分JD 更多职位和公司信息欢迎联系

    联系微信:361261541

    岗位硬性要求:职位均需要3年以上经验,40岁以内(匹配度高可以放宽至43岁以内)

    薪资:多数薪资可以open   居于您目前薪资给合理涨幅

    部分职位list

    1)Linux内核开发工程师(上海)

    2)驱动和芯片固件开发工程师(上海 北京)

    3)AI编程平台开发工程师(上海)

    4)驱动程序开发工程师-Video方向(上海 北京)

    5)高级驱动程序开发工程师-UMD(上海 北京)

    6)嵌入式软件工程师-  camera/SDK/芯片底层驱动/软件C Model等方向(上海)

    7)BSP驱动专家(南京)

    8)RF驱动(上海)

    9)算子优化(上海北京 深圳)

    10)智能平台工具开发工程师 上海北京

    11)应用使能和优化架构师/工程师  上海北京

    12)SoC Software Engineer-SOC BU (嵌入式) 上海

    13)智能平台工具开发工程师  上海北京

    14)智能平台工具开发工程师  上海北京

    15)高级系统固件开发工程师   上海北京

    16)硬件虚拟化架构师/工程师  上海北京

    17)驱动程序开发工程师-Video方向  上海北京

    18)异构计算工程师/架构师    上海北京

    19)AI芯片软件工程师  上海

    等等

    部分JD(未依照list罗列)

    Linux内核开发工程师-上海

    工作职责

    1.负责Android系统下内核核心机制的适配及优化开发;

    2.负责Linux系统下CPU调度,内存管理基于具体硬件来做相关优化工作;

    3.负责Linux系统下不同文件系统的性能评估及优化等工作;

    4.负责对新的芯片在Linux的内核架构做整体设计优化;

    5.负责深入研究Android/Linux系统架构,尤其是新版本的新功能;

    6.负责内核各类crash,死机的分析工作;

    7.参与项目需求分析,进行底层软件相关的设计、开发、调试、测试等;

    8.支持应用软件工程师开发和硬件工程师调试;

    9.能很好地适应其他团队合作,随时为整个团队提供自己专业的技术建议。

    工作要求

    1.计算机、电子、通信、自动化相关专业本科生以上学历;

    2.具有3年及以上驱动或者内核开发工作经验;

    3.具备良好的自我驱动能力,具有强烈的责任感,有挑战自我、学习新知的意愿与能力;

    4.熟悉Linux系统下开发环境,熟悉shell、gdb、vim等工具;

    熟悉Linux内核,深入理解驱动架构、文件系统、进程管理机制和内存管理机制;

    嵌入式软件工程师(SDK/AE)(Sr./Staff)--上海

    工作职责:

    1、负责AI Camera SoC 芯片SDK 的模块开发和技术支持;

    2、配合客户经理和项目经理对接客户,收集分析项目需求,为客户推荐合适的芯片和解决方案

    3、根据项目需要为客户提供芯片 SDK 和应用层软件的定制化配置和定制化开发;

    4、为客户提供产品培训, 解决客户在产品开发中遇到的各种技术问题,帮助客户实现快速量产;

    任职要求:

    1、计算机、通信、电子等相关专业本科及以上学历,具有 3 年以上嵌入式产品开发经验,

    2 年以上IP Camera 产品开发经验;

    2、熟悉海思、安霸等摄像机芯片平台方案系列处理器的架构及相关编程技术;

    3、精通C/C++,有良好的编程风格;

    4、精通TCP/IP 协议栈,熟悉socket 编程;

    5、熟悉RTP/RTSP、ONVIF、GB/T 28181 等网络协议;

    6、熟悉linux 系统内核、驱动模块的软件移植、开发和维护;

    7、熟悉UBL、UBOOT,内核移植,熟悉文件系统制作及烧写;

    8、熟悉音视频数字信号编解码格式(H.264/MPEG, AAC/ MP3…);

    9、熟悉深度学习框架、人脸识别算法应用者更佳

    10、有硬件设计背景,能阅读电路原理图、PCB 图者更佳

    AI芯片软件工程师-上海

    工作职责

    1. 参与系统软件的设计、分析,负责AI处理器平台的系统软件开发

    2. 负责开发Linux、Android系统的驱动程序

    3. 负责Android等平台上和芯片相关的问题分析和调试支持

    4. 与硬件团队协作完成芯片Bringup、验证调试及芯片Power/Performance分析

    5. 优化系统性能和可靠性

    工作要求

    1. 熟练掌握C/C++编程技能

    2. 熟练ARM/X86系统架构和Linux内核,阅读过内核主要模块的源代码

    3. 熟悉Linux/Android/RTOS系统接口和驱动的开发

    4. 有SOC平台IP驱动和系统软件开发调试经验

    5. 有丰富的底层软件开发经验,能看懂汇编

    6. 有良好的沟通技能,优秀的分析问题和解决问题的能力

    7. 有AI芯片相关经验者优先

    并行计算核心软件库开发专家-北京,南京

    岗位描述:

    1. 开发基于 GPU 的高性能并行计算核心函数库;

    2. 分析,调试,优化系统库函数,

    3. 提出与论证算法、模型改进方案。

    岗位要求:

    1. 具有良好的数学基础知识,扎实的算法和数据结构基础;

    2. 精通计算机体系结构,具有大规模并行算法编程经验;

    3. 精通 C/C++代码的编译、调试、分析和优化流程,编程能力强;

    4. 熟悉 GPU 体系结构;

    5. 熟悉 CUDA/OpenCL 并行计算框架;

    6. 熟悉 CNN,RNN 等机器学习典型算法;

    7. 了解 Linux 操作系统编程;

    8. 了解 CuDNN,Eigen

    9. 了解现有流行的机器学习框架及相关软件,如 TensorFlow、PyTorch、NNVM,ONNX 的核 心算法。

    异构计算软件平台开发工程师

    n 工作职责

    负责参与开发 NPU 的底层异构计算软件框架的开发以及性能优化,包括神经网络处理器核的启

    动、控制与异常处理 Firmware 程序,Host 端的内核驱动与用户态硬件抽象层框架程序等。

    n 岗位要求

    以下为本岗位的基本任职要求:

    1. 良好的口头与书面沟通技巧,有团队工作意识和精神;

    2. 善于学习新知识,工作积极主动、责任心强,并能够在压力下承担工作。

    3. 本科以上学历,3 年以上底层系统软件相关领域的实际工作经验。

    4. 熟练掌握 C/C++或者汇编语言编程。

    5. 扎实的计算机处理器体系结构基础,熟悉现代处理器(熟悉 ARM/MIPS/PowerPC/Intel

    X86/RISC-V 等 5 大体系结构之一)的基本工作原理,包括:中断、异常处理、启动过程、

    指令集等。

    6. 深入理解操作系统(Linux 或某种 RTOS)的基本概念。有实际的 Linux 内核驱动或内核模

    块开发与调试经验。

    优先考虑具备以下技能要求之一的候选人:

    1. 熟悉 RISC-V 处理器指令集

    2. 熟悉 PCIe 总线规范,Linux PCIe 驱动程序

    3. 熟悉 U-Boot,FreeRTOS 等

    4. 熟悉 NVIDIA CUDA 框架,并行编程框架等。

    5. 熟悉深度学习神经网络算子实现等。

    高级驱动程序开发工程师-UMD

    职位描述:

    设计和开发驱动程序,HAL/API,提供应用程序库的支持;

    建立驱动程序的开发环境,包括硅前和硅后测试和调试环境,以及相关驱动程序测试工具;

    与硬件工程师和软件工程师协调提供解决平台中出现的问题;

    任职要求:

    硕士及以上学历,5年以上工作经验;

    精通C/C++编程,有Linux编程经验者优先;

    熟悉计算机体系构架,对异构计算框架有完整深入了解。掌握GPU programming model 和execution Model;

    具备以下一种或者多种体系知识并具备设计开发经验:CUDA/OpenCL/OpenCV, OpenGL/Vulkan;

    有开发或者使用一种或多种编程接口:CUDA Math Lib, CUDA-X,OpenCL Math Lib;

    具备shader programming知识和经验者优先;

    视频驱动工程师 南京

    岗位描述:

    1. 负责嵌入式视频芯片驱动设计与实现;

    2. 负责实现系统级子系统集成;

    3. 参与系统级验证计划制定与执行;

    4. 协助音视频实时传输及存储系统的整体设计开发。

    岗位要求:

    1. 电子工程/自动化/软件等相关专业硕士学历;

    2. 精通 H.264,H.265 等主流视频格式编/解码;

    3. 精通 C/C++编程语言;

    4. 精通芯片底层驱动高可靠性、高扩展性设计;

    5. 熟悉 GStreamer/FFMPEG

    6. 熟悉 Linux V4L2 视频驱动开发;

    7. 熟悉 Linux 内核

    BSP 驱动开发专家-南京

    岗位描述:

    1. 负责芯片底层驱动和接口的设计实现;

    2. 负责并行处理器的驱动 Kernel 和 Runtime 开发;

    3. 研究外设 IP 设计,提出创新性优化方案。

    岗位要求:

    1. 精通 Linux 内核平台适配及驱动移植;

    2. 熟悉常见 Linux 设备驱动开发(PCIE、 DMA、Ethernet、USB、GPIO、I2C 等);

    3. 精通以下驱动至少一种 PCIE、RDMA、100G Ethernet ROCE、Cross Bar、Video decoder

    4. 熟悉 Linux 内核框架、驱动模型、用户空间设计、内存管理机制等;

    5. 熟悉应用层对驱动的要求,熟悉常用的应用层与内核层的交互通讯;

    6. 熟练阅读 datasheet、原理图等,协助硬件工程师完善方案设计,有针对性的提出改进建议。

    NPU Software Operator Engineer

    Description

    Enflame is a company designing and implementing neural network processing unit (NPU) and corresponding software to enable continuous innovation on AI applications.

    Enflame software department is responsible for software stack (including driver, SDK, distributed train/inference framework, etc.) to support NPU for cloud AI server.

    In this role you will contribute to the distributed framework required to train/inference AI applications based on high performance NPU in the cloud environment. We need our engineers to be versatile, display innovation qualities and be enthusiastic to tackle new problems across the full-stack as we continue to push technology forward.

    Responsibilities:

    ●Neural network operator design and development with C/C++/Assembly.

    ●Operator verification on simulation/emulation platform and real hardware.

    ●Operator performance benchmarking.

    ●Operator performance profiling and optimization.

    Minimum Qualifications:

    ●CS/EE MS 3+ years relate work experience.

    ●Strong coding skills in C/C++ and Python.

    ●Having solid math foundation.

    ●Experienced in DSP/x86/GPU code performance optimization.

    ●Familiar with popular framework like Tensorflow, Caffe, Mxnet.

    ●Familiar with dev/build utility (like git, CMake, Bazel etc.) and shell script(like bash).

    ●Good communication skill and technical leadership.

    Preferred Qualifications:

    ●Familiar with popular CNN, RNN models like Resnet50, Googlenet, VGG16.

    ●Experience in using HW emulation platform, including Palladium, Zebu, or FPGA.

    ●Experience in instruction pipeline optimization.

    ●Experience in DMA performance optimization.

    ●Experience in CUDA C programing and performance tuning.

    智能平台工具开发工程师

    工作职责

    1.负责或参与通用智能应用的各主要模块/层次的tracer/profiler/debugger的开发;

    2.设计和开发通用智能计算SDK,端到端的训练引擎/推理引擎/数据分析引擎/视频流处理器等平台工具链;

    3.参与端到端的从应用到硬件的逐层次的性能/能效分析和优化。以及分析优化方法学的研究;

    4.参与生态建设和推广工作。

    工作要求

    1.掌握应用开发,全栈软件系统分析与优化,3年以上相关工作经验;

    2.掌握至少一种语言(C/C++/Java/Python), 具备至少一种平台(X86、ARM、GPU)的开发经验。或MySQL/Redis 或GUI 开发经验;

    3.具备通用计算应用程序知识和开发经验,有CUDA-X,Media Lib,NSight,TensorRT, DeepStream SDK等经验者优先;

    4.有AI应用程序相关framework(Tensorflow, Pytorch等)以及深度学习典型网络经验者优先;

    5.熟悉云计算或大数据处理者优先。熟悉典型场景工作原理和落地经验者优先;

    6.有较强分析问题和解决问题的能力,具备较强的沟通能力,独立工作能力和团队驱动能力。

    Senior/Principal SoC Software Engineer

    Purpose:

    Working in the SoC Software and Tools team, the primary objective of this role is to develop the ROM code, bootloaders, programming tools, peripheral examples/drivers, middleware, stacks, software packages, software frameworks, demos, reference design applications, RTOS and other operating systems porting, software related application notes, customer specific applications, etc. for the SoC products.

    The SoC products are ARM-based or RISC-V-based flash MCUs or flash-less MPUs, with specific analog front-end, RF front-end, and possibly security features.

    Key responsibilities/duties (for each individual, not mandatory to cover all):

    1.Lead or participate in developing of the ROM code and bootloader for the SoC products.

    2.Lead or participate in developing of the programming tools and development tools for the SoC products.

    3.Lead or participate in developing of the software examples and drivers for the peripherals of the SoC products.

    4.Lead or participate in developing of the middleware frameworks for SoC products.

    5.Lead or participate in developing of the software for product demos, product reference designs, customer specific applications, etc. based on the SoC products.

    6.Lead or participate in the composition of the application notes and technical articles.

    7.Lead or participate in customer support.

    8.Lead or participate in embedded RTOS porting and corresponding 3rd party coordination.

    9.Participate in SoC product validation and characterization, when required.

    10.Lead or be involved in the software project management, including project scheduling, resource planning, design/code review, problem solving, etc.

    Requirements (indicate “must” or “preferred”)

    Key skills & knowledge:

    1.Must have solid experience in embedded MCU software development, including bare metal and RTOS based, Linux/Android based development is a plus.

    2.Must have proven experience in software development tools, such as compilers, debuggers, in-circuit emulators (ICE), integrated development environments (IDE), etc.

    3.Must have proven experience in software development flow (version control, bug tracking, software delivery, coding standard, agile/scrum…). Software development project management experience is a plus.

    4.Preferred knowledge in ARM architecture and instruction sets.

    5.Preferred knowledge in metrology, smart metering related standards, specifications, AMR, AMI, and direct experience in smart meter designs.

    6.Preferred experience with RTOS, such as uC/OS-II, eCOS, FreeRTOS, mbed, etc.

    7.Preferred experience in middleware development.

    8.Preferred experience in build system set up.

    9.Preferred experience in Yocto, Open-embedded and Bitbake.

    10.Must have the ability to communicate effectively with multi-levels of internal and external interfaces, including interactions with partners, IDHs, and customers.

    11.Must be a self-starter with the ability to proactively propose technically competent solutions; must be result-oriented and have the skills to manage time efficiently.

    12.Preferred multi-national company (MNC) working experience in semiconductor industry.

    09月30日
  • Re: 店里不冒烟皮肤不出水的仪器艾灸效果吗?

    我也这么认为的

    【 在 iiiallan 的大作中提到: 】

    : 这个我也想问,个人觉得应该是传统的方式是最有用的吧。

    09月24日
  • Re: 店里不冒烟皮肤不出水的仪器艾灸效果吗?

    恩恩

    【 在 williamboone 的大作中提到: 】

    : 传热的形式很多,有简单的接触传热,有红外线传热、有远红外传热等等,我认为艾灸的传热属于红外线,穿透力很强。

    09月24日
  • Re: 店里不冒烟皮肤不出水的仪器艾灸效果吗?

    热敏灸是一个品牌吗

    【 在 huangwenhui 的大作中提到: 】

    : 我夫人说最好的艾灸还是艾绒做的,其他的效果也有,但是无法比拟。很多艾灸里面还加入了药物效果更好,推荐热敏灸。

    09月24日
  • 店里不冒烟皮肤不出水的仪器艾灸效果吗?

    我在店里做的那种无烟的 用仪器的   热量够但是不出水

    带烟的 也就是身上放个木盒灸 这种 皮肤总是会冒水

    第一种是否有效呢?

    09月22日
  • Re: 想听专业的说法。艾灸出的水是湿气还是体内水分呢?

    这个好专业

    【 在 nancy1983119 的大作中提到: 】

    : 湿气,就类似一个潮湿的房子

    : 你住在里面,物品生霉,你自己住的也觉得不透气潮闷,你想找出潮湿的内部原因,但就找不到。

    : 艾灸去湿,好比对整个房屋结构做防潮处理

    : ...................

    09月18日
  • Re: 想听专业的说法。艾灸出的水是湿气还是体内水分呢?

    什么妙招呢

    【 在 huangwenhui 的大作中提到: 】

    : 艾灸原来我认为很简单,就是找特定的穴位艾灸就可以了。后来交流发现有很多的小妙招,还可以治疗咳嗽、不孕、癌症等。艾灸后要喝水,我认为是水分流失了。

    09月18日
  • Re: 想听专业的说法。艾灸出的水是湿气还是体内水分呢?

    enen

    【 在 slice 的大作中提到: 】

    : 皮肤里能有多少水分?应该是体内的水分通过汗腺出来,打破了原来体内湿气的平衡状态,诱导细胞内的水出来,可能和跑步出汗差不多

    09月18日
  • 想听专业的说法。艾灸出的水是湿气还是体内水分呢?

    我个人比较倾向认为是皮肤的水分

    09月17日
  • 上海多家公司招聘后端(大厂、研究所、小而美)

    联系微信:361261541

    专注半导体的猎头公司,手上有数十家公司的数字设计、验证、模拟设计、版图、soc架构、数字后端等职位

    字数受限,不一一列举

    薪资视职位、公司而定 , 某些公司薪资可以open

    公司类型有大厂、明星创业公司、创业公司、C轮以上融资公司、研究所

    以下包括多家公司的职位,至少需要3年以上经验

    资深后端工程师

    工作职责

    1. asic IC 设计芯片后端工程师从RTL到GDSII;

    2. 具备完整的芯片Tapeout经验,后端布局规划(模块级或全芯片级);

    3. 熟悉STA静态时序分析及低功耗设计与分析;

    4. 物理验证能力LVS/DRC/ERC/LVL/RTO/ANT/LUP;

    5. 布局布线,电源网络设计,时序收敛,功耗分析,物理验证等,掌握其中一个或多个技能。

    工作要求

    1. 本科学位,微电子,计算机相关专业,超过5年以上的芯片后端实践经验;

    2. 具备熟练的脚本技能(比如TCL,Perl,Python,及后端设计flow);

    3. 熟练 P&R后端工具12 / 7nm工艺节点,从Netlist到GDSII的整个后端流程的经验(Floorplaning, Power,Planning, Placement & Optimization, CTS,Routing,ECO,RC/Spef,STA);

    4. 熟悉关于OCV,LVF,MM/MC 优化和多功率设计的工作知识;

    5. 了解cpu,DDR,Clock Structure,及基本数字逻辑;

    后端工程师(PR,SAT)

    Description:

    1. Responsible for the development and support of customer based design form netlist to GDS tape out;

    2. Responsible for VLSI chip floor plan;

    3. Responsible for CTS, Power plan, Placement & Routing, SPF extraction;

    4. Responsible for whole chip DRC/LVS, and GDS tape out.

    Qualification:

    1. 3+ years of experience and minimum of BS in EE or equivalent; MS is a plus. Experienced in one of the major P&R (Place & Route) tool suites (Cadence, Synopsys, Mentor, or Magma);

    2. Background in timing closure and signoff (PrimeTime experience);

    3. Scripting expertise (Perl, Tcl, or Python) a strong plus;

    4. Actual chip tapeout experience on a recent technology node (65nm or below) a strong plus.

    资深后端工程师

    (一) 任职资格

    1. 微电子或电子工程专业硕士以上学历,8 年以上工作经验;

    2. 熟悉 APR 物理设计的基本思路和方法;

    3. 具有 22/28nm IOT 或 AP 类 SOC 相关经验。

    (二) 岗位职责:负责数字后端设计开发工作,独立承担 Netlist 到数字电路 Tape-out 全流程。

    后端工程师

    Responsibilities:

    1. Responsible for the design physical implementation from netlist to GDS tape out including:

    2. ChipBlock floorplan;

    3. CTS Power plan Placement Routing SPF extraction;

    4. DRCLVS and GDS tape out.

    Requirements:

    1. 2-5 years of experience and minimum of BS in EE or equivalent; MS a plus. Experienced in one of the major PR (Place Route) tool suites (Cadence Synopsys);

    2. Background in timing closure and signoff (PrimeTime experience);

    3. Scripting expertise (Perl Tcl or Python) a strong plus;

    4. Actual chip tapeout experience on a recent technology node (40nm or below) a strong plus.

    数字后端技术专家/资深工程师

    岗位职责:负责上海分公司ASIC/SoC产品后端设计相关工作:

    1、搭建综合平台,制定时序收敛相关流程及标准。

    2、负责全芯片的时序约束,综合,STA,FV,timing fix工作。

    3、与物理设计和前端团队协作,完成时序收敛及综合网表提交工作。

    4、辅助DFT工程师,完成DFT网表提交工作。

    5、 负责数模混合IP及数字标准单元IP的时序建模工作。

    任职要求:

    1、 微电子/通信/计算机等相关专业,本科及以上学历。

    2、3年以上大型SOC后端工作经验,至少在40nm及以下的工艺节点有2款芯片的成功tapeout经验,具备数模混合芯片SOC顶层的后端时序分析经验更佳。

    3、精通STA Flow和Formal Flow,熟悉Synopsys/Cadence等公司专业的综合、STA工具,并熟练掌握UNIX/LINUX操作系统及Perl/Tcl等脚本语言。

    4、了解SOC前后端设计流程,具有丰富的综合、STA和timing fix经验。

    5、了解DFT Flow或者物理设计更佳。

    后端设计工程师

    职责:

    1.负责芯片项目从netlist到GDSII的后端物理实现,将NETLIST通过后端流程输出GDSII文件;

    2. 实施后端设计工作的PnR流程,包括Floorplan、Power、Place、CTS、Route等;

    3. 完成IP相关的Custom Route以及封装相关的BUMP Design and Routing;

    4. 完成SOC项目的sta时序收敛和检查;

    5. 实施完成芯片sign-off的其它验证工作,包括IR Drop、Formal、Low Power Check 、Physical Verification(DRC、LVS)等 ;

    要求:

    1.学历及专业;本科及以上,电子信息相关专业;

    2. 拥有2~3年数字后端设计及实现经验者优先;

    3. 拥有低功耗项目设计经验者优先;

    后端sta

    Responsibilities:

    1. Responsible for the RTL synthesis, SDC/UPF(CPF) analysis, Formal check, including:

    -RTL synthesis for BLK and chip level;

    - SDC analysis/check with FE engineer;

    - Low power architecture analysis and check with UPF or CPF;

    - Formal check for RTL to netlist and netlist to netlist of PR different stage;

    -STA and timing fix with PR engineer for BLK or chip level timing closure;

    Requirements:

    1.>5 years of experience and minimum of BS in EE or equivalent; MS a plus. Experienced in one of the major SYN/STA/Lowpower tool suites (Cadence, Synopsys);

    2. Experience with mAInstream SOC architecture (arm based, GPU, VPU, DDR …);

    3. Scripting expertise (Perl, Tcl) a strong plus;

    4. Actual complex SOC tapeout experience on a recent technology node (28nm or below) a strong plus.

    后端实现

    岗位职责:

    1.提供ASIC设计(PD or DFT)或工艺方案;

    2.负责芯片后端平台建设,提高效率;

    3.负责实施从netlist到GDS2的所有物理设计;或负责芯片DFT/DFD等可测性设计方案制定、设计实现,仿真验证,STA时序分析,ATE测试向量交付等。

    4.针对不同工艺,评估并确定流片Sign-Off 标准;

    5.参与分析和优化产品PPA(Power/Performance/Area)。

    任职要求:

    1.3年以上芯片行业后端领域工作背景,了解芯片行业后端技术发展趋势;

    2.熟练掌握后端物理设计流程,熟练使用数字芯片物理设计/验证工具;

    3.熟悉IC DFT或IC逻辑设计流程,熟练使用 Synopsys ,Cadence或 Mentor 的相关工具;

    4.具备ASIC设计相关的知识和能力,对新工艺有一定了解;

    5.具有28nm及以下制程的相关经验者优先。

    09月15日
  • Re: 怎么坚持运动呢

    我女的  哈哈哈  我老公嫌我太瘦了        我主要是想健康          我发现关键是要找到自己容易坚持的运动方式  比如hiit我坚持了比较久   现在在找

    【 在 sm2222 的大作中提到: 】

    : 优化树立在老婆眼里的形象 从身材做起

    09月10日
  • 高潜力AI芯片公司招聘数字设计、验证、架构、功耗分析

    部分职位    包括不限于以下   如果您看机会 期待与您联络。

    一、高潜力AI芯片公司(GPU)(可谈期权)上海

    1--IC验证工程师(2年以上)

    2--IC设计工程师(2年以上)

    3--芯片系统架构工程师(7年以上)

    4—功耗分析师(5年以上)

    二、知名AI芯片公司(自动驾驶) 北京、上海

    1—IC设计(3年以上)

    2—IC验证(3年以上)

    3—后端PR(2年以上)

    三、知名外企  上海

    1-验证 (5-10年经验)

    2-asic 实现 implementation(5-10年经验)

    联系katty微信:361261541//18572832696

    09月09日
  • Re: 怎么坚持运动呢

    已婚  啊哈哈哈   无解了

    【 在 sm2222 的大作中提到: 】

    : 异性激励  去谈恋爱

    09月09日
  • Re: 北京上海招聘物理层FW架构/VDSP架构/协议栈控制面架构师等

    微信:361261541

    【 在 kattyhunter 的大作中提到: 】

    : 工作地点北京   计划1-2年在上海设办公室   故考虑上海的人选  需要签名1-2年出差形式在北京工作

    : 5G/4G PHY FW architecture

    : 岗位职责

    : ...................

    09月08日
  • 北京上海招聘物理层FW架构/VDSP架构/协议栈控制面架构师等等

    工作地点北京   计划1-2年在上海设办公室   故考虑上海的人选  需要签名1-2年出差形式在北京工作

    5G/4G PHY FW architecture

    岗位职责

    ?负责物理层子系统的FW架构设计、性能分析和优化

    ?负责物理层子系统性能(吞吐量,延迟,带宽等)和功耗仿真结果分析并优化物理层FW架构

    ?负责物理层子系统FW微控制器IP选型、评估

    岗位需求

    ?精通NR/LTE 基带物理层过程以及物理层数字信号处理(PUCCH,PUSCH,PDCCH,PDSCH数字信号处理)

    ?熟悉ESL建模工具

    ?熟悉C/C++,汇编语言

    ?熟悉CPU(ARM、MIPS、RISC-V、X86)体系结构

    ?熟悉(threadX, FreeRTOS,RT-Thread etc)RTOS

    vDSP architecture

    岗位职责:

    ?负责vector DSP子系统软件架构设计,包含评估算法定点化设计,软硬件划分,vector DSP协处理器需求定义,vector DSP控制及数据流接口定义等;

    岗位需求:

    ?深刻理解5G/4G物理层数字信号处理(信道估计算法,信道质量反馈测量算法)

    ?熟练掌握典型DSP指令集和流水线;深刻理解DSP内核原理

    ?熟练掌握DSP软件实现方法;深刻理解软硬件联合的基带系统设计与优化原理

    基带芯片物理层系统建模架构工程师(ESL系统工程师)

    职位描述:

    对基带芯片物理层子系统进行建模,包括但不限于内存,互连,硬件加速器,DSP,CPU等。

    o 搭建基于TLM(事务级模型)的虚拟平台和ESL仿真环境。

    o 为基带数据通路处理中的内存,互连和其他IP编写SystemC TLM模型。

    o 创建3GPP物理层各种UE配置和用例下各物理层组件的可配置的随机驱动或任务驱动的负载激励模型。

    o 分析性能(吞吐量,延迟,带宽等)和功耗仿真结果。

    o 研究设计参数对性能指标的敏感性,并探索改进的体系结构替代方案。

    o 和ASIC设计工程师一起制定优化的基带物理层子系统架构。

    o 和算法、ASIC、固件以及验证工程师一起验收ESL模型,并根据产品后期数据校准和优化ESL模型。

    任职资格:

    o 电子工程,计算机工程,通信工程或相关技术领域的学位

    o 熟悉C++ / SystemC建模

    o 丰富的tcl / tk,python和shell等脚本编程经验

    o 熟悉基带芯片系统架构设计

    加分项:

    o 丰富的高级建模,ESL设计方法和工具经验

    o ASIC设计或验证的经验。

    o 熟悉Synopsys / Cadence / Mentor设计流程。

    o 低功耗设计和功耗分析的经验

    5G Modem协议栈控制面架构师7405(Protocol Stack-IRAT)

    工作职责

    1、负责5G多模协议栈控制面IRAT的架构设计,包括RRC和Layer1/负责5G多模协议栈控制面架构设计、方案设计以及方案的优化;

    2、负责基于单卡IRAT架构进行扩展支持双卡的架构演进和优化/负责NAS以及协议栈高层(协议栈API以及适配层)架构的设计;

    3、追踪3GPP前沿技术和功能进行预研。

    工作要求

    1、硕士及以上学历,电子、通信、计算机等相关专业

    2、具有8年及以上Modem协议栈软件开发和架构经验,对协议栈整体设计有深刻的理解

    3、精通多模协议栈L1之间的互操作以及RRC之间的协调IRAT过程和协调机制, 具有主导协议栈多模以及双卡架构设计的实际项目经验/精通多模NAS的架构设计,以及对协议栈高层(API/适配层/USIMAP/UE能力管理)有实际的项目经验,具有主导协议栈多模以及双卡架构设计的实际项目经验

    4、具备良好的C/C++开发经验

    5、具有良好的协调能力、沟通能力以及团队合作能力

    基带芯片物理层系统架构师(处理器评估方向)

    Job Descriptions:

    负责物理层控制软件(包括但不限于HL1C, LL1C, 射频通道控制,射频收发机驱动)的处理器IP选型、评估

    负责物理层子系统控制软件的微控制器IP选型、评估

    负责物理层控制和子系统控制实时操作系统(RTOS)的选型、评估

    负责物理层控制系统的架构设计、性能分析和架构敏感度分析和优化,软硬件换分、软硬件部署等

    负责基于硬件任务调度器(Task sequencer)的物理层控制软件(FW)的任务分发、调度,硬件加速器与处理器、微控制器的通信等管理任务的设计

    Job Qualification:

    熟悉基带物理层信号处理和控制流软件系统

    熟悉C/C++,汇编语言

    熟悉CPU(ARM、MIPS、RISC-V、X86)体系结构

    熟悉(threadX, FreeRTOS,RT-Thread etc)RTOSRRC

    熟悉CC-NUMA结构下的多线程编程

    09月08日
  • Re: 怎么坚持运动呢

    恩 我看那些长跑的是有瘾

    我也想这样 哈哈哈

    【 在 zarak 的大作中提到: 】

    : 运动有成瘾性

    09月04日